# 1.4 - Konstruktion av logiska grindar med CMOS-teknologi

#### 1.4.1 - Introduktion

- Vi har tidigare sett exempel på hur de olika logiska grindarna fungerar samt hur dessa kan kombineras för att konstruera grindnät. Samtliga grindar målades då upp som en *black box via* var sin grindsymbol.
- I detta kapitel skall vi se under grindsymbolerna, för att se hur de logiska grindarna är uppbyggda och fungerar på insidan.
- Som vi har sett tidigare, så kan signaler i logiska grindnät anta värdet 0 eller 1, förutom i
  undantagsfall, såsom brus. För att åstadkomma detta så är logiska grindar uppbyggda av så
  kallade transistorswitchar. Därmed så är varje logisk grind uppbyggt med ett flertal switchar,
  som realiseras via halvledarkomponenten transistorn.



MOSFET-transistor.

- Transistorn är den centrala byggstenen i nästan alla elektriska produkter, både digitala, såsom logiska grindar, minneskretsar och mikroprocessorer, samt analoga, såsom förstärkarkretsar, regulatorer samt oscillatorer. I detta avsnitt behandlas enbart transistorn i digitala applikationer. Därmed genomgås enbart konstruktion av transistorswitchar.
- Logiska grindar konstrueras främst med CMOS-teknologi. CMOS (Complementary MOSFET) är en typ
  av MOSFET-transistor (Metal Oxide Semiconductor Field Effect Transistor), som kan göras mycket
  små, har mycket låg tillverkningskostnad och effektförbrukning. Dessutom har CMOS-transistorer
  mycket hög switchhastighet, vilket innebär att utsignalen ur exempelvis en logisk grind kan ändra från
  0 till 1 mycket fort.
- CMOS-transistorer kan göras mycket små, mycket mindre än resistorer, vilket är den främsta anledningen till att CMOS-switchar innehar två transistornät med olika polaritet, som kallas pulluprespektive pulldown-nät. Genom att använda två transistornät, så behövs inte resistorer i switcharna, vilket medför att dessa kan göras mindre. Därmed kan fler switchar få plats på exempelvis ett chip, vilket möjliggör högre funktionalitet, samtidigt som switchhastigheten blir mycket hög.
- R<sub>LAST</sub>

 $V_{DD}$ 

Power Switch, den vanligaste typen av switch inom kraftelektronik.

- Större transistorer, exempelvis sådana som används inom audioförstärkare, kan mätas i centimeter, medan de minsta transistorerna kan mätas i nanometer. Sådana transistorer används som switchar exempelvis i IC-kretsar placerade på chip.
- Sedan 1960-talet så har man lyckats konstruera mindre och mindre transistorer, vilket har möjliggjort att man kan placera flera miljarder transistorer på ett enda chip. Under ca 40 års tid så lyckades man fördubbla antalet transistorer som fick plats på ett chip vartannat år. Denna utveckling har sedan några år tillbaka avtagit något, men transistorer görs fortfarande mindre.
- I dagsläget finns transistorer vars dimensioner kan mätas i nanometer till mikrometer. Detta har möjliggjort den tekniska utveckling vi har sett de senaste 50 åren, där en modern laptop-dator kan vara mycket kraftfullare än en gammal superdator, som kunde vara stor som ett hus.



CMOS-switchen utgör byggstenen för NOT-grinden och fungerar därmed som inverterare. Transistor M1 och M2 bildar var sitt transistornät, som medför att resistorer inte behövs. Därmed kan switchen göras mindre.

# Efter att ha läst detta kapitel förväntas läsaren kunna:

- Redogöra för MOSFET-transistorns parametrar samt vanliga användningsområden.
- Redogöra för CMOS-teknologi och dess fördelar för switchapplikationer.
- Konstruera diskreta transistorswitchar med MOSFET-transistorer, såsom Power Switchen.
- Konstruera logiska grindar med CMOS-teknologi, både i form av transistornät samt dimensionering av transistorernas W/L-ratio, alltså ration mellan CMOS-transistorernas kanalbredd och kanallängd.
- Känna till begrepp såsom transkonduktansparameter, transkonduktans, tröskelspänning, drainström och pullup- samt pulldown-nät.

# Kapitlets upplägg:

- Kapitlet börjar med en introduktion av MOSFET-transistorn och vanliga arbetsområden, följt av dess parametrar.
- Därefter behandlas konstruktion av enkla transistorswitchar, såsom Power Switchen.
- Slutligen behandlas konstruktion av logiska grindar med CMOS-teknologi i form av transistornät samt

# 1.4.2 - Transistortyper och användningsområde

- Det finns två huvudtyper av transistorer, bipolartransistorn, som förkortas BJT-transistorn, (bipolar junction transistor) och fälteffekttransistorn, som förkortas FET-transistor (field effect transistor).
- BJT-transistorn används främst i diskreta analoga kretsar, såsom förstärkare, då dessa möjliggör mycket hög spänningsförstärkning. Samtidigt medför de relativt hög strömförbrukning och de kan inte heller göras lika små som exempelvis CMOS-transistorer. Därmed används de sällan i digitala kretsar, såsom för att konstruera logiska grindar eller switchar.
- Det finns ett flertal olika typer av FET-transistorer, där de vanligaste är MOSFET-transistorer samt JFET-transistorer.
   MOSFET-transistorer är absolut vanligast i IC-kretsar samt kraftelektronik, medan JFET förekommer i audioförstärkare samt högfrekvenskretsar.
- MOSFET-transistorer kan i sin tur delas in i Power MOSFET-transistorer och CMOS-transistorer. Power MOSFET-transistorer är större transistorer som främst används som switchar inom kraftelektronik, exempelvis för att driva elmotorer.
- Som nämndes tidigare så kan CMOS-transistorer göras väldigt små och har väldigt hög inresistans, vilket gör att de drar
  mycket lite ström och man kan placera miljoner transistorer på ett enskilt chip. Jämfört med analoga MOSFET-switchar så
  medför CMOS-transistorer lägre effektförbrukning samt högre switchfrekvens (omslag från hög till låg och vice-versa).
   Därmed används främst CMOS-transistorer i digitala kretsar.



MOSFET-transistorer används till nästan alla analoga switchar, då man enkelt kan tillverka robusta switchar med låg effektförbrukning.





Även digitala kretsar tillverkas nästan enbart med CMOS-transistorer, eftersom dessa kan göras extremt små och har extremt låg effektförbrukning samt hög switchfrekvens.



BJT-transistorer för att konstruera differentialförstärkare samt spänningsförstärkare, då förstärkningen blir mycket högre (oftast ca tio gånger högre). Dock så används ofta MOSFET-transistorer ofta på ingångarna för att öka inresistansen, samtidigt som det finns trick för att erhålla hög förstärkning fast MOSFET-transistorer används, såsom kaskadkopplade förstärkarsteg och strömspeglar.



Inom analoga IC-kretsar så används ofta endast CMOS-transistorer, trots lägre förstärkning, främst på grund av att man inte har plats med BJT-



Slutsteg konstrueras oftast med BJTtransistorer, främst då utresistansen blir lägre, vilket medför högre utström, samt att konstruktionen blir enklare.

# 1.4.3 - MOSFET-transistorns uppbyggnad och egenskaper

- MOSFET-transistorn innehar tre anslutningar, gate, drain och source. I praktiken finns också en fjärde anslutning, body, placerad mellan drain och source, som inte har så stor betydelse i de flesta sammanhang och ritas ofta inte ut, vilket är fallet i figuren till höger.
- Body ansluts vanligtvis direkt till source. Ibland ansluts dock denna istället till jord, vilket sker
  i CMOS-kretsar för att minska brus, men ger upphov till den så kallade body-effekten om
  source inte också är ansluten till jord. Inom switch-applikationer, så är dock source ansluten
  till jord, vilket medför att body-effekten inte uppstår.
- MOSFET-transistorn har generellt sätt tio gånger lägre transkonduktans g<sub>m</sub> än motsvarande
   BJT-transistor, vilket medför ca tio gånger lägre spänningsförstärkning. Därmed används ofta
   BJT-transistorer i diskreta förstärkarsteg, trots högre effektivförbrukning.
- MOSFET-transistorn är en switch, som leder då gate-sourcespänningen  $U_{GS}$  överstiger dess tröskspänning  $U_{TN}$ , annars spärrar den. Därmed kan vi styra ifall en MOSFET-transistor skall leda genom att applicera en tillräckligt hög insignal  $U_X$  på dess ingång.
- Tröskelspänningen varierar mellan olika MOSFET-transistorer, men ligger vanligtvis mellan
   1–4 V för diskreta MOSFET-transistorer och mellan 0,5–1 V för CMOS-transistorer.
- Det finns MOSFET-transistorer som istället kräver en tillräckligt låg spänning på gate för att leda (MOSFET-transistorer av utarmningstyp), men dessa är inte så vanligt förekommande inom analog IC-design.
- MOSFET-transistorn innehar mycket hög inresistans, ofta hundratals TΩ, vilket gör att den förbrukar mycket lite effekt samt att transistorsteget påverkas mycket lite av föregående steg eller signalgenerator. Därmed så lämpar sig MOSFET-transistorer utmärkt som buffrar för att öka inresistansen på elektrisk utrustning.
- MOSFET-transistorer innehar vanligtvis konstanta parametervärden, vilket medför att det är enkelt att tillverka olika exemplar med nästintill identiska egenskaper.



MOSFET-transistor av polariteten NMOS. Notera att drainströmmen  $I_D$  flödar från drain till source.



MOSFET-transistor av polariteten PMOS. Notera att drainströmmen  $I_D$  i detta fall flödar från source till drain.

#### 1.4.4. - Signifikanta parametrar och formler för MOSFET-transistorn

- MOSFET-transistor har en hel del parametrar, varav det är en del vi bör hålla kolla på. Vi skall nu presentera några av dem.
- Senare kommer vi gå igenom fler parametrar när detta bli aktuellt, men för att undvika förvirring så tar vi endast de vanligaste.

# 1. Transkonduktansparametern betecknas $\mu_n C_{ox}$ :

 Transkonduktansparametern kan ses som en intern konstant, där högre värden medför högre drainström.

# V<sub>DD</sub> R<sub>D</sub> V<sub>UT</sub> V<sub>IN</sub> V<sub>SS</sub>

Ett GS-steg, som används för spänningsförstärkning, där en MOSFET-transistorn utgör dess centrala byggsten.

# 2. Tröskelspänningen betecknas U<sub>T</sub>:

• Tröskelspänningen  $U_T$  är den minsta spänning som krävs in på en given MOSFET-transistors gate för att den skall börja leda. Tröskelspänningen varierar mellan olika MOSFET-modeller och kan ligga mellan 0,5 - 5 V, där mindre MOSFET-transistorer vanligtvis har lägre tröskelspänning.

- Tröskelspänningen U<sub>T</sub> står ofta specificerad i datablad. Vanligtvis kan man avläsa ett minimumvärde, ett typiskt värde samt ett maximumvärde.
- Threshold Voltage:

| Min | Тур | Max |
|-----|-----|-----|
| 2 V | 3 V | 4 V |

• Vid beräkning så bör man då anta att tröskelspänningen U<sub>T</sub> är lika med det typiska värdet, vilket är 3 V ovan.

# 3. Ration mellan MOSFET-transistorns kanalbredd och kanallängd, även kallat W/L-ration, betecknas W/L:

- W/L-ration är den parameter som justeras mellan olika MOSFET-transistorer i IC-kretsar, exempelvis för att styra hur stor drainströmmen skall bli. Ju högre W/L-ratio desto högre blir drainströmmen, vilket i sin tur höjer transkonduktansen.
- Både kanalbredden samt kanallängden mäts båda två vanligtvis i mikrometer (μm), i visst fall i nanometer (nm).
- W/L-ration kan ligga mellan 1 μm/100 μm i så kallad strömspeglar upp till 30 000 μm /1 μm inom högspänningsteknik.
- Vi kan inte ändra W/L-ration på diskreta MOSFET-transistorer; W/L-ration står nästan aldrig specificerad i MOSFET-transistorers datablad.

# 4. Transkonduktans betecknas gm:

- Transkonduktans är en parameter som indikerar en transistors förstärkningsförmåga. Transkonduktans mäts i enheten Siemens (S).
- Transkonduktansen gm har signifikant betydelse för hur effektiv en transistor är på att förstärka spänning, exempelvis i en spänningsförstärkare; MOSFET-transistorer har vanligtvis tio gånger lägre transkonduktans än BJT-transistorer vid en given drainström/kollektorström.
- Vid en drainström/kollektorström på 1 mA så har en typisk MOSFET-transistor en transkonduktans på 4 mS, medan en BJT-transistorn har ca 40 mS. Detta medför att en typisk MOSFET-transistor har ca tio gånger lägre förstärkning än en typisk BJT-transistor.
- Transkonduktansen är proportionell med drainströmmen/kollektorströmmen; om drainströmmen/kollektorströmmen halveras så halveras också transkonduktansen. Vid en drainström/kollektorström på 0,5 mA så har en typisk MOSFET-transistor en transkonduktans på 2 mS, medan en BJT-transistorn har ca 20 mS.
- Transkonduktansen g<sub>m</sub> på en given MOSFET-transistor kan beräknas med följande formel:

$$g_m = \frac{2I_D}{U_{GS} - U_T},$$

där  $g_m$  är transkonduktansen,  $I_D$  är drainströmmen,  $U_{GS}$  är gate-sourcespänningen och  $U_T$  är MOSFET-transistorns tröskelspänning.

#### MOSFET-transistorns arbetsområden:

Följande formler gäller för NMOS-transistorer; samma formler gäller för PMOS-transistorer, men motsatt polaritet.

#### 1. Strypt arbetsområde:

• Om gate-sourcespänningen  $U_{GS}$  understiger tröskelspänningen  $U_T$  så leder inte MOSFET-transistorn. Man säger då att MOSFET-transistorn är strypt:

$$U_{GS} < U_T \rightarrow FET - transistorn ~ "ar strypt"$$

$$I_D=0$$

- Ingen drainström flödar och MOSFET-transistor kan sägas vara av.
- Alla MOSFET-transistorer arbetar i det strypta tillståndet när de inte är igång, oavsett om det handlar om switchar, förstärkare eller något annat.



NMOS-transistor.

#### 2. Linjärt arbetsområde:

- Om gate-sourcespänningen ökar något så att den överstiger tröskelspänningen med en viss marginal, så kommer MOSFET-transistorn börja leda.
- Så länge drain-sourcespänningen U<sub>DS</sub> är låg, alltså lägre än differensen mellan gatesourcespänningen U<sub>GS</sub> och U<sub>T</sub>, så kommer drainströmmen I<sub>D</sub> öka linjärt med ökad drainsourcespänning U<sub>DS</sub> samt ökad gate-sourcespännings U<sub>GS</sub>. I detta läge så arbetar MOSFETtransistorn i det linjära området.



MOSFET-switchar skall alltid arbeta i det linjära området.

$$U_{GS} > U_T \& U_{GS} - U_T > U_{DS} \rightarrow linjära området$$

• MOSFET-switchar arbetar alltid i det linjära området när de är ledande, därför att MOSFETtransistorn då skall vara maxledande.

- Detta åstadkommes enkelt genom att ansluta MOSFET-transistorns gate till matningsspänningen V<sub>DD</sub> via en switch, såsom i figuren till höger. Då blir U<sub>GS</sub> så hög som möjligt för denna krets; gatesourcespänningen U<sub>GS</sub> kan inte överstiga matningsspänningen V<sub>DD</sub>, som i detta fall är 5 V.
- När switchen är öppen så blir transistorn strypt, vilket medför att ingen drainström flödar genom lasten.
- $I_D \approx \frac{5-0}{500} \approx 10 \text{ mA}$   $I_D \approx \frac{5-0}{500} \approx 10 \text{ mA}$

Sluten MOSFET-switch.

- När switchen istället är sluten så blir gate-sourcespänningen U<sub>GS</sub> lika med 5 V. Detta medför att drainströmmen I<sub>D</sub> når sitt högsta värde, vilket leder till att hela matningsspänningen (förutom enstaka millivolt) alltså ca 5 V, faller över lasten.
- Några enstaka milliVolt faller alltså mellan MOSFET-transistorns drain och source, vilket är detsamma som spänningen på utgången i kretsen ovan. Eftersom denna spänning är så liten så försummar vi den.

$$U_{DS,MIN} \approx 0$$

Drain-sourcespänningen U<sub>DS</sub> kan alltså inte understiga ca 0 V, vilket medför att drainströmmen I<sub>D</sub> inte kan överstiga ca 10 mA, eftersom

$$I_{D,MAX} = \frac{V_{DD} - U_{DS,MIN}}{R_{LAST}} \approx \frac{5 - 0}{500} \approx 10 \ mA$$

 Om någon av MOSFET-transistorns parametrar måste beräknas så kan formeln för drainströmmen I<sub>D</sub> i det linjära arbetsområdet användas:

$$I_D = u_n C_{ox} * \frac{W}{L} \left[ (U_{GS} - U_T) U_{DS} - \frac{{U_{DS}}^2}{2} \right],$$

där  $I_D$  är drainströmmen,  $\mu_n C_{OX}$  är transkonduktansparametern, W/L är MOSFET-transistorns W/L-ratio, alltså ration mellan dess kanalbredd och kanallängd,  $U_{GS}$  är gate-sourcespänningen,  $U_T$  är tröskelspänningen och  $U_{DS}$  är drain-sourcespänningen, som är lika med utspänningen på en vanlig MOSFET-switch:

$$U_{UT}=U_{DS}$$
,

eftersom ingen sourceresistor R<sub>S</sub> finns på en vanligt MOSFET-switch, vilket medför att följande ekvation kan användas vid beräkning av drainströmmen I<sub>D</sub> i linjärt arbetsområde:

$$I_D = u_n C_{ox} * \frac{W}{L} \left[ (U_{GS} - U_T) U_{UT} - \frac{{U_{UT}}^2}{2} \right]$$

#### 3. Mättat arbetsområde:

- När drain-sourcespänningen U<sub>DS</sub> fortsätter öka så kommer transistorn till slut bli mättad. När detta sker så blir drainströmmen I<sub>D</sub> nästan helt beroende av gate-sourcespänningen U<sub>GS</sub>.
- Detta medför att drainströmmen I<sub>D</sub> ökar enbart med ökad gate-sourcespänning U<sub>GS</sub>, inte med ökar drain-sourcespänning U<sub>DS</sub>.

$$U_{GS} > U_T \& U_{GS} - U_T < U_{GS} \rightarrow m \ddot{a}ttat \ arbetsomr \ddot{a}de$$

- MOSFET-transistorer i förstärkarkretsar skall alltid arbeta i det mättade området .
- Formeln för drainström i mättat tillstånd är

$$I_D = \frac{\mu_n C_{ox}}{2} * \frac{W}{L} (U_{GS} - U_T)^2,$$

där  $I_D$  är drainströmmen,  $\mu_n C_{0x}$  är transkonduktansparametern, W/L är MOSFET-transistorns W/L-ratio, alltså ration mellan dess kanalbredd och kanallängd,  $U_{GS}$  är gate-sourcespänningen och  $U_T$  är tröskelspänningen.



MOSFET-transistorer i förstärkarkretsar skall alltid arbeta i det mättade området.

- Notera att ökad W/L-ratio samt ökad gate-sourcespänning U<sub>GS</sub> ökar drainströmmen.
- Mättad MOSFET-transistor innebär att drainströmmen I<sub>D</sub> inte kan öka mer trots ökad drain-sourcespänning U<sub>DS</sub>. Dock medför fortfarande ökad gate-sourcespänning U<sub>GS</sub> att drainströmmen ökar.
- I ledande tillstånd så leder alltid ökad gate-sourcespänning U<sub>GS</sub> till ökad drainström I<sub>D</sub>, även när MOSFET-transistorn arbetar i det linjära området.
- Som vi såg på switchen förut, som arbetade i det linjära området, så medförde maximal gate-sourcespänning U<sub>GS</sub> att drainströmmen I<sub>D</sub> blev maximal. Samtidigt blev drain-sourcespänningen (samma som utspänningen) ungefär lika med noll, vilket berodde på att drainströmmen blev så hög att (nästan) hela matningsspänningen, då 10 V, hamnade över lasten. Endast lite med drain-sourcespänning U<sub>DS</sub> återstod, vilket kan antas ligga i området 100 mV.



MOSFET-transistorn i kretsen ovan är maxledande, på grund av att gate-sourcespänningen är så hög som möjligt för denna krets (lika med matningsspänningen, alltså 5 V). Därmed så blir drainströmmen  $I_D$  maximal. I detta fall arbetar MOSFET-transistorn i sitt linjära område, vilket betyder att drainströmmen  $I_D$  ökar med ökad drain-sourcespänning  $U_{DS}$ . Samtidigt så leder alltid ökad  $U_{GS}$  att  $I_D$  ökar. Som vi ser så spelar dock ökad  $U_{DS}$  mindre roll än  $U_{GS}$ .

Därmed så kan man säga att det linjära arbetsområdet inte säger så mycket när vi konstruerar MOSFET-switchar eller andra kretsar med MOSFET-transistorer. Det vi främst behöver veta är vi skall konstruera kretsarna samt att ökad  $U_{GS}$  alltid leder till ökad  $I_D$ .

# Förhållandet mellan MOSFET-transistorns W/L-ratio och transkonduktans gm i mättat tillstånd:

- Vi kan enkelt också visa hur W/L-ration påverkar transkonduktansen genom att sätta samman formlerna för drainströmmen i mättat tillstånd respektive transkonduktans ovan.
- Vi ersätter I<sub>D</sub> i formeln för transkonduktans med formeln för drainström och kan då härleda följande uttryck:

$$g_{m} = \frac{2I_{D}}{U_{GS} - U_{T}} = \frac{2 * \left[\frac{\mu_{n}C_{ox}}{2} * \frac{W}{L}(U_{GS} - U_{T})^{2}\right]}{U_{GS} - U_{T}} = 2 * \left[\frac{\mu_{n}C_{ox}}{2} * \frac{W}{L}(U_{GS} - U_{T})\right] = \mu_{n}C_{ox} * \frac{W}{L}(U_{GS} - U_{T})$$

Vi kan därmed beräkna transkonduktansen med följande formel:

$$g_m = \mu_n C_{ox} * \frac{W}{L} (U_{GS} - U_T),$$

där  $g_m$  är transkonduktansen,  $\mu_n C_{ox}$  är transkonduktansparametern, W/L är W/L-ration,  $U_{GS}$  är gate-sourcespänningen och  $U_T$  är tröskelspänningen.

• Notera att ökad W/L-ratio leder till ökad transkonduktans; därmed så medför ökad W/L-ratio att MOSFET-transistorns förstärkning ökar. Därmed så är det möjligt att tillverka MOSFET-transistorer som har hög förstärkning i IC-kretsar. Dock så är det föga troligt att man kan få lika hög förstärkning som på en BJT-transistor utan att orealistiskt höga W/L-ratios.

#### 1.4.5 - MOSFET-transistorn som switch

- När transistorer används som switchar så placeras en last i drain, se figuren till höger, där en last är placerad i drain på en MOSFET-switch. När transistorn är på så flödar drainströmmen I<sub>D</sub> genom lasten från drain till source, alltså från matningsspänningen V<sub>DD</sub> ned till jord.
- Switchen fungerar sedan som en vanlig lampknapp, antingen är lampan tänd med full ljusstyrka eller så är den släckt. Vi kan då styra ifall lampan skall vara tänd eller släckt med en lampknapp.
- För switchar konstruerade med transistorer så gäller alltså samma princip; antingen är transistorn på och då skall den vara maxledande, alltså maximalt med ström skall flöda genom lasten, eller så skall transistorn vara av och ingen ström flödar genom lasten.
- När en MOSFET-transistor är maxledande så arbetar den i det linjära området. När MOSFETtransistorn inte leder så säger man att den är strypt, oavsett vilken transistortyp det handlar om.

#### MOSFET-transistorn inom kraftelektronik: Power switch

 I praktiskt sett alla ändamål så används MOSFET-transistorer som switchar, både analoga och digitala, främst på grund av att inresistansen är så hög, vilket medför lägre energiförbrukning, samt att konstruktionen bli lättare. Dessutom så är MOSFET-transistorer väldigt robusta och okänsliga för störningar.



Power Switch, som kan användas för att driva elektrisk utrustning. I denna figur är switchen sluten, så att ström flödar genom lasten.

På grund av MOSFET-transistorns nästintill obefintliga gateström I<sub>G</sub> så kan vi ansluta ingången direkt till matningsspänningen via en switch, se figuren till höger. Genom att sluta eller öppna switchen så kan vi därmed styra när ström skall flöda genom lasten eller inte. Som exempel, om lasten vore en lampa så hade lampan tänts när switchen slöts. Om vi sedan öppnar switchen så släcks lampan.

#### 1.4.6 - Exempel på dimensionering av en Power Switch

- Vi skall driva en last med maximal drainström. Lasten har en resistans på 1 k $\Omega$ . Vi använder en matningsspänning  $V_{DD}$  på 10 V.
- Det absolut enklaste sättet att driva lasten är gaten direkt till matningsspänningen V<sub>DD</sub> via en switch, se figuren till höger. Gate-sourcespänningen U<sub>GS</sub> blir då lika med matningsspänningen V<sub>DD</sub>, vilket i detta fall är 10 V.

$$U_{GS} = V_{DD} = 10 V$$

- Maximal drainström I<sub>D</sub> kommer då flöda genom lasten, samtidigt som förlusteffekten blir mycket liten på grund av den obefintliga gateströmmen, se figuren till höger.
- När drainströmmen I<sub>D</sub> blir maximal så hamnar så mycket av matningsspänningen V<sub>DD</sub> som är möjligt över lasten, vilket i sin tur medför att drain-sourcespänningen U<sub>DS</sub>, och därmed också utspänningen Öppen Power Switch.
   U<sub>UT</sub>, blir så liten som möjligt. I praktiken så kan utsignalen inte bli mindre än några millivolt, som vi försummar.

$$U_{UT} \approx 0 V$$

 Därmed så kan spänningen över lasten inte överstiga ungefär 10 − 0 V ≈ 10 V för denna last, vilket också begränsar den maximala drainströmmen, som i detta fall blir

$$I_D = \frac{V_{DD} - U_{UT}}{R_{LAST}} \approx \frac{10 - 0}{1k} \approx 10 \ mA$$

 MOSFET-transistorn blir i detta fall maxledande. Eftersom utspänningen inte kan understiga några millivolt så kan spänningsfallet över lasten inte bli högre än ca 10 V, vilket medför att drainströmmen inte kan bli högre än 10 mA för denna last.



Drainströmmen kan inte överstiga ca 10 mA, även om vi ökar inspänningen. Transistorn är därmed maxledande. Dock så innebär den höga inresistansen att gateströmmen är nästintill obefintlig, vilket leder till låg effektförbrukning.



 $V_{DD}$ 

När vi öppnar switchen så blir transistorn strypt, vilket medför att ingen ström flödar genom lasten. Då blir utspänningen lika med 10 V.

Precis som BJT-switchar så fungerar MOSFET-switchar som inverterare; när insignalen är hög (i detta fall 10 V) så blir utsignalen låg (0,2 V, alltså ca 0 V). När insignalen är låg (0 V) så blir utsignalen hög (i detta fall 10 V).

- Som vi nu har sett så är MOSFET-switchar generellt sett överlägsna BJT-switchar på alla möjliga sätt, främst på grund av den höga inresistansen, vilket leder till obefintlig gateström och låg förlusteffekt.
- Därför så används nästan enbart MOSFET-transistorer till switchar, där Power MOSFET är den vanligaste switchen inom kraftelektronik samt diskret design. Inom analog IC-design samt digitalteknik så används nästan enbart CMOS-transistorer, se nästa avsnitt, som behandlar CMOS-teknologi samt logiska grindar.

# 1.4.7 - Digitala switchar del I: Introduktion till CMOS-teknologi

Detta avsnitt är en kort introduktion till digitala kretsar konstruerade med CMOS-teknologi. Se nästa avsnitt för mer detaljer.

- Inom analog IC-design samt digitalteknik så används nästan enbart så kallad CMOS-transistorer, främst för att dessa transistorer kan göras väldigt små, medför låg effektförbrukning, är okänsliga mot störningar och är mycket snabbare än tidigare logiska digitala kretsar.
- Den kontinuerligt minskande storleken på CMOStransistorer har bidragit till samhällets utveckling, där fler transistorer kan placeras på en viss yta.
- Detta har medfört att vi idag kan konstruera laptopdatorer som är kraftfullare än datorer som var stora som hus förr i tiden.
- Innan CMOS-teknologi blev utbrett som idag så användes BJT-transistorer för att skapa digitala switchar med så kallad TTL-teknologi (Transistor-Transistorlogik).



En CMOS-switch, som fungerar som inverterare inom digitala kretsar. En hög insignal medför en låg utsignal och en låg utsignal medför en hög utsignal.

- Jämfört med dagens digitala switchar så var energiförbrukningen mycket hög; en modern CMOS-switch kan ha en energiförbrukning som är tusentals gånger lägre än gamla BJT-switchar.
- CMOS står för *Complementary MOSFET* och betyder att switchen utgörs av två transistornät, som konstrueras med MOSFET-transistorer av motsatt polaritet, se figuren till höger.
- Anledningen till att två transistornät används är främst att switchen kan göras mycket mindre, då inga utrymmeskrävande resistorer behövs, samtidigt som switchfrekvensen blir väldigt hög. Eftersom CMOS-transistorer kan göras mycket små, så upptar transistornäten mycket lite utrymme.
- Det övre transistornätet kallas pullup-nät och konstrueras med så kallad PMOS-transistorer, som har "motsatt polaritet" de MOSFET-transistorer vi har sett tidigare. Kortfattat kan man säga att dessa transistorer leder när insignalen X är tillräckligt låg, vilket är när X understiger 2,5 V i figuren nedan.
- Det nedre transistornätet kallas pulldown-nät och konstrueras med så kallad NMOS-transistorer, vilket är sådana transistorer vi har stött på hittills. För att NMOS-transistorerna skall leda så måste insignalen vara tillräckligt hög, vilket i den vänstra figuren nedan är minst 2,5 V.



CMOS-switchens arbetssätt när insignalen är hög, vilket vanligtvis är 5 V, ibland lägre, exempelvis 1,8 V.

Notera att utsignalen blir inverterad, alltså låg (0 V), eftersom transistor M1 är direkt ansluten till jord.



CMOS-switchens arbetssätt när insignalen är låg, alltså 0 V, vilket vanligtvis är 5 V, ibland lägre, exempelvis 1,8 V.

Notera att utsignalen blir inverterad, alltså hög. Utsignalens får då samma spänning som matningsspänningen, vilket är 5 V i detta fall.

• CMOS-transistorer kan användas för att konstruera de logiska grindar vi har sett tidigare. Som exempel, så utgör CMOS-switchen ovan byggstenen för en NOT-grind.

#### NAND-logik:

- Figuren till höger visar en NAND-grind, vilket är den vanligaste grinden inom digitalteknik. Övriga grindar kan enkelt konstrueras med NAND-grindar, vilket kallas NAND-logik.
- Notera att NAND-grinden har samma uppbyggnad som AND-grinden ovan, bara att det inte behövs någon NOT-grind (CMOS-switch) på utgången. Detta medför att NAND-grinden är snabbare är AND-grinden.
- Förutom att NAND-grinden är snabbare än vanliga grindar såsom AND- eller ORgrinden så är det enkelt att endast behöva använda en typ av logisk grind på ett chip.
- Tänk ett chip som har plats för miljarder logiska grindar. Det är mycket enklare att endast behöva placera ut en typ av logisk grind än åtta olika över chipet.
- Av dessa två anledningar (snabbhet och enkelhet) så används vanligtvis NANDlogik för att bygga upp digitala kretsar.



En NAND-grind, den vanligaste CMOS-switchen inom digitalteknik. Övriga logiska grindar kan enkelt konstrueras med NAND-grindar, vilket oftast är fallet i moderna digitala kretsar.

# 1.4.8 - Digitala switchar del II: Uppbyggnad av logiska funktioner med CMOS-transistorer

Denna del är en fördjupning av föregående kapitel. Vi börjar med lite repetition för en sen gå in på detalj hur logiska grindar byggs upp med CMOS-teknologi. Vänligen läs föregående kapitel först för ett få en sammanfattning av materialet.

- CMOS står för Complementary MOSFET och betyder att switchen utgörs av två transistornät, som konstrueras med MOSFET-transistorer av motsatt polaritet, se figuren till höger.
- I dagsläget så används nästan enbart CMOS-teknologi inom digitala kretsar, på grund av flera orsaker:
  - 1. CMOS-transistorer har extremt låg effektförbrukning (på grund av extremt hög ingångsresistans, vanligtvis hundratals  $T\Omega$ ), till och med lägre än andra typer av MOSFET-switchar.
  - 2. CMOS-transistorer kan göras mycket små, vilket medför att man kan placera extremt många CMOS-kretsar (logiska funktioner) på ett chip. På ett chip är det möjligt att få plats med flera miljarder CMOS-transistorer i dagsläget.
  - 3. CMOS-transistorer är mycket okänsliga mot störningar.
  - **4.** Det går att ansluta CMOS-kretsar till olika matningsspänningar. En stor fördel är att man kan använda mycket lägre matningsspänning än tidigare digitala kretsar, som vanligtvis krävde minst 5 V matningsspänning.
  - **5.** CMOS-kretsar är mycket snabbare/har mycket lägre grindfördröjning än tidigare kretsar. Kretsarna kan alltså ställas om från exempelvis 0 till 1 extremt



CMOS-switchen är den mest grundläggande digitala grinden, vars funktion är att invertera signaler. Inom digitalteknik kallas CMOSswitchen NOT-grind.



Buffern eliminerar eventuellt brus som kan uppkomma på digitala signaler, så att signalerna återfår sitt originalvärde, vilket antingen är logisk nolla eller etta.

Buffern består av två CMOS-switchar, där den första inverterar signalen och den andra inverterar tillbaka den till ursprungsläget, fast utan brus.



En XNOR-grind, den mest komplexa av de vanliga logiska grindarna. XNOR-grinden har som funktion att de två insignalerna måste ha samma värde, antingen 0 (låg) eller 1 (hög), för att utsignalen skall bli hög.

# Digitalteknik och logiska grindar

- Logiska grindar är digitala kretsar, där utgångarna är logiska funktioner av en eller flera ingångar. De logiska funktionerna beskrivs med så kallad boolesk algebra, se kapitel 6 Digitalteknik för mer detaljer om boolesk algebra.
- Grindarnas beteckningar följer deras logiska funktioner.
- För att demonstrera hur grindarnas olika funktioner nedan så betecknas deras utgångar med X, Y, A & B. A och B är ingångar på grindar med två insignaler finns, medan X är ingång på grindar med en ingång (NOT-grinden).

#### Pulldown- och pullup-nät

- CMOS-grindar är uppbyggda av två nät med transistorer, ett nedre nät bestående av NMOS-transistorer samt att övre nät bestående av PMOS-transistorer, se figuren till höger. Det nedre nätet kallas pulldown-nät, medan det övre nätet kallas pullup-nät.
- Om det nedre n\u00e4tet leder s\u00e5 blir utsignalen l\u00e4g, under f\u00f6ruts\u00e4ttningen att ingen switch \u00e4r placerad direkt efter grinden. Om
  det nedre n\u00e4tet leder s\u00e4 blir utsignalen h\u00f6g, lika stor som matningssp\u00e4nningen VDD, f\u00f6rutsatt att ingen switch \u00e4r placerad
  efter grinden.



CMOS-switch. Det övre nätet kallas pullup-nät och är uppbyggt av PMOS-transistorer. Pullup-nätet medför att utsignalen blir hög om insignalen är låg.

Det nedre nätet kallas pulldown-nät och består av NMOS-transistorer. Pulldown-nätet medför att utsignalen blir låg om insignalen är hög.

#### **CMOS-switchen**

- Figuren till höger visar en så kallad CMOS switch, som inom digitalteknik kallas NOT-grind, eftersom den utför den logiska operationen NOT (invertering).
- CMOS-switchen inverterar signaler, så att en hög insignal medför en låg utsignal och en hög insignal medför en låg utsignal.
- Dessa digitala signaler har en analog motsvarighet, där en logisk etta (1) är lika med matningsspänningen V<sub>DD</sub> och en logisk nolla (0) är lika med 0 V.
- Antag att matningsspänningen V<sub>DD</sub> är lika med 5 V. CMOS-switchen medför att en logisk nolla på ingången (motsvarar en spänning på ca 0 V), blir en logisk etta på utgången (motsvarar ungefär matningsspänningen, alltså 5 V).
- Samtidigt så medför en logisk etta på ingången (ca 5 V) att utsignalen blir en logisk nolla (ca 0 V).



CMOS-switch, vilket utgör byggstenen för NOT-grinden.

• Notera att CMOS-switchen består utav två MOSFET-transistorer med motsatt polaritet. Den övre transistorn (M2) är en PMOS-transistor och leder när insignalen understiger tröskelspänningen, alltså insignalen är låg. Den nedre transistorn (M2) är en NMOS-transistor, som leder när insignalen överstiger dess tröskelspänning, alltså när insignalen är hög.

#### När CMOS-transistorn spärrar (OFF)

- När insignalen är låg så kommer alltså transistor M2 att leda, medan M1 spärrar.
- Eftersom resistansen mellan transistor M2:s drain och source är så låg när den leder (R<sub>DS(on)</sub> ≈ 0,1 Ω) så blir utsignalen hög, omkring matningsspänningen – 0,2 V, alltså V<sub>DD</sub> – 0,2 V . Då kommer maximal ström att gå genom lasten och effektutvecklingen i lasten blir maximal, vilket är precis vad vi vill!
- Resistansen mellan transistor M1:s drain och source är samtidigt extremt hög, så vägen mellan drain och source är spärrad – all ström flödar till jord genom lasten.
- Då får vi maximal effektutveckling i lasten, då drainströmmen är maximal, vilket medför att maximalt spänningsfall hamnar över lasten. Då blir utsignalen låg (ca 0,2 V på grund utav R<sub>DS(on)</sub>, eftersom nästan all spänning faller över lasten.

# När CMOS-transistorn leder (ON):

- När insignalen är hög så kommer transistor M1 leda, samtidigt som M2 spärrar.
- Eftersom spänningsfallet U<sub>DS1</sub> mellan M1:s drain och source är omkring 0,1 V när den leder så blir utsignalen 0,1 V, vilket är ekvivalent med en logisk nolla (0).
- Samtidigt är resistansen mellan transistor M2:s drain och source extremt hög, vilket gör att spänningsfallet över den blir ungefär lika med matningsspänningen V<sub>DD</sub>, samtidigt som nästan ingen ström flödar genom kretsen.



En hög insignal på en CMOS-switch medför en låg utsignal.



Låg insignal på CMOS-switchen medför en hög utsignal.

#### 1.4.9 - Konstruktion av logiska grindar med CMOS-transistorer

- Detta avsnitt behandlar tillvägagångssättet för att konstruera logiska grindar med CMOS-transistorer. Detta avsnitt fokuserar på transistornäten, alltså antalet transistorer och placering.
- Se avsnitt 1.4.10 för dimensionering av CMOS-transistorernas W/L-ratios utefter specifikationer, såsom effektförbrukning P<sub>τοτ</sub> och matningsspänning V<sub>DD</sub>, samt transistorernas parametrar, såsom tröskelspänning U<sub>T</sub>.

# **NOT-grinden**

• NOT-grindens logiska funktion kan härledas med formeln

$$Y = X'$$

där X är insignal och Y är utsignal.



- NOT-grinden består utav en vanlig CMOS-switch, se figuren till höger.
- Som vi har sett tidigare så inverterar CMOS-switchen insignalen, så att utsignalen får motsatt värde; om insignalen är hög så blir utsignalen låg och vice versa.
- Det är lämpligt att använda transistorer vars tröskelspänning U<sub>T</sub> ligger omkring halva matningsspänningen V<sub>DD</sub>.
- Om matningsspänningen  $V_{DD}$  är lika med 5 V så vore det därmed lämpligt att transistorernas respektive tröskelspänning  $U_T$  ligger omkring 2,5 V. Detta medför att insignalen som har blivit påverkade av brus till stor del kan bli inverterade utan problem.
- I figuren nedan, så antas båda transistorer har en tröskelspänning U<sub>T</sub> på 2,5 V:



NOT-grind konstruerad med CMOS-transistorer.

$$U_{TN} = U_{TP} = 2.5 V$$
,

där U<sub>TN</sub> samt U<sub>TP</sub> är NMOS- respektive PMOS-transistorns tröskelspänning.

 Därmed så krävs en gate-sourcespänning U<sub>GS</sub> / source-gatespänning U<sub>SG</sub> på minst 2,5 V för att respektive transistor skall börja leda.



NOT-grinden medför eliminerat brus, då insignalen X omvandlar till 0 eller 1, vilket medför en ren signal.

• PMOS-transistorn tröskelspänning U<sub>TP</sub> skrivs ofta som ett negativ storhet i databladet, exempelvis -2,5 V. Detta betyder att PMOS-transistorns gate-sourcespänning U<sub>GS</sub> måste understiga -2,5 V för att leda:

$$U_{TP} = -2.5 V \rightarrow U_{GS} \leq -2.5 V \text{ för att leda}$$

vilket är ekvivalent med att source-gatespänningen U<sub>SG</sub> måste överstiga 2,5 V för att PMOS-transistorn skall börja leda, då

$$U_{SG}=-U_{GS},$$

vilket innebär att

$$U_{TP} = -2.5 V \rightarrow U_{SG} \ge 2.5 V \text{ för att leda}$$

- Därmed så måste insignalen X har en spänningsnivå, som vi kallar Ux, på minst 2,5 V, för att NMOS-transistorn skall börja leda, medan PMOS-transistorn kräver en spänningsnivå Ux som understiger 2,5 V.
- Eftersom båda transistorer har en tröskelspänningen  $U_{TN} = U_{TP}$  på 2,5 V, så kan utsignalen Y bli både logisk nolla (0) eller logisk etta (1) ifall insignalens spänningsnivå  $V_X$  är 2,5 V, eftersom vi inte vilken av dem som kommer leda och vad utsignalen kommer bli.
- Detta kommer avgöras av deras exakta tröskelspänningar; förmodligen har den ena något högre tröskelspänning än den andra, vilket medför att den ena kommer leda och den andra kommer spärra.
- Detta beror på att PMOS-transistorns source-gatespänning  $U_{SG}$  är lika med matningsspänningen  $V_{DD}$  minus insignalens spänningsnivå  $V_X$

$$U_{SG} = V_{DD} - V_X$$

• Som exempel, om matningsspänningen  $V_{DD}$  är lika med 5 V och insignalens spänningsnivå  $V_X$  är lika med 3 V så blir PMOS-transistorns sourcespänning  $U_{SG}$  lika med 2 V, då

$$U_{SG} = 5 - 3 = 2 V$$

 Därmed så kommer denna transistor inte leda, eftersom spänningsfallet understiger tröskelspänningen U<sub>T</sub>, som ligger på 2,5 V:

$$U_{SG} < U_{TP} \rightarrow PMOS - transistorn \; sp\"{a}rrar$$

 Dock kommer NMOS-transistorn leda, då gatesourcespänning U<sub>GS</sub> utgörs av spänningsskillnaden mellan insignalen V<sub>x</sub> samt jord och därmed hamnar på 3 V:



3 – 0 = 3 V → Transistorn leder eftersom 3 V är mer än tröskelspänningen 2,5 V. Därmed blir utsignalen 0 V, vilket medför en logisk nolla (0) på utgången

NOT-grind, där insignalens spänningsnivå  $V_X$  är lika med 3 V, vilket motsvarar en logisk insignal X på 3/5 = 0.6, som inverteras till 0.

$$U_{GS} = V_X - 0 = 3 V$$
,

vilket överstiger tröskelspänningen U<sub>TN</sub>:

$$U_{GS} > U_{TN} \rightarrow NMOS - transistorn\ leder$$

- Därmed blir NOT-grindens utsignal Y en logisk nolla (0) utan kvarstående brus.
- På samma sätt gäller att om en låg signal hade blivit utsatt för brus så att dess logiska värde hade ökar från 0 upp till 0,3 så hade denna signals analoga värde uppgått till 5 \* 0,3 = 1,5 V, vilket understiger NMOS-transistorns tröskelspänning U<sub>TN</sub>.
   Detta innebär att NMOS-transistorns då kommer spärra.
- Därmed så kommer PMOS-transistorns source-gatespänning  $U_{SG}$  bli 5 1,5 V = 3,5 V, vilket överstiger dess tröskelspänning  $U_{TP}$ . Därmed kommer PMOS-transistorn leda, vilket innebär att utsignalen Y blir hög, alltså en logisk etta (1) utan brus.

# **AND-grinden**

• AND-grindens logiska funktion kan härledas med formeln

$$Y = A * B$$
,

där A samt B är insignaler och Y är utsignal.



- Det nedre n\u00e4tet kallas pulldown-n\u00e4t och best\u00e4r utav NMOS-transistorer. F\u00f6r att realisera den logiska funktionen Y = A \* B s\u00e4 skall pulldown-n\u00e4tet best\u00e4 utav A \* B.
- Gångertecknet mellan A och B indikerar parallellkoppling, vilket indikerar att A och B skall parallellkopplas.

$$Y = A * B$$

 Det övre nätet kallas pullup-nät och består utav PMOS-transistorer. För att ta reda på hur PMOS-transistorerna skall placeras för att realisera den logiska funktionen Y = A + B så använder vi ekvationen nedan, men struntar i apostroferna:

$$Y = (A' + B')'$$

- Vi skall alltså placera A seriellt med B, eftersom vi skall rita ut A' + B', fast inverterade.
- Därefter sätter vi ihop pulldown- och pullup-nätet, för att slutligen placera en inverterare på utgången.
- Därefter är AND-grinden färdigkonstruerad, se figuren till höger.



AND-grind konstruerad med CMOS-transistorer.

# NAND-grinden:

• NAND-grindens logiska funktion kan härledas med formeln

$$Y = (A * B)',$$

där A samt B är insignaler och Y är utsignal.



- Eftersom NAND-grinden är en inverterande AND så kan grindnätet konstrueras genom att använda samma nät som för AND-grinden, men utan inverteraren på utgången.
- Genom att ta bort inverteraren på AND-grindens utgång så erhålls därmed en NAND-grind.



NAND-grind konstruerad med CMOStransistorer.

# **OR-grinden**

OR-grindens logiska funktion kan härledas med formeln



$$Y = A + B$$
,

där A samt B är insignaler och Y är utsignal.

- Pulldown-nätet (NMOS-transistorerna) skall realisera funktionen Y = A + B. Plustecknet mellan A och B indikerar seriekoppling.
- I det nedre nätet så skall alltså A och B seriekopplas till jord. Vi seriekopplar därmed två NMOS-transistorer mittpunkten mellan pullup- och pulldown-nätet ned till jord.
- För att pullup-nätet (PMOS-transistorerna) skall realisera funktionen så använder vi uttrycket

$$Y = (A' * B')',$$

men vi inverterar signalerna, vilket i detta fall innebär att vi tar bort apostroferna.

- PMOS-transistorerna skall alltså realisera funktionen A \* B, alltså A och B skall parallellkopplas. Vi parallellkopplar därmed två PMOS-transistorer i pullupnätet, från matningsspänningen V<sub>DD</sub> ned till mittpunkten mellan pullup- och pulldown-nätet.
- Därefter så tar vi utsignalen mellan de två transistornätens mittpunkt och inverterar denna med en NOT-grind, bestående av en CMOS-switch. Därefter har vi skapat transistornätet för en OR-grind.



OR-grind konstruerad med CMOS-transistorer.

# **NOR-grinden**

• OR-grindens logiska funktion kan härledas med formeln

$$Y = (A + B)',$$

där A samt B är insignaler och Y är utsignal.

 För att konstruera NOR-grinden med CMOS-transistorer, så använder vi samma nät som för OR-grinden, men utan inverteraren på utgången. Detta är också lätt att förstå rent intuitivt, eftersom NOR-grinden är en inverterande OR.



NOR-grind.



NOR-grind konstruerad med CMOStransistorer.

# **XOR-grinden**

• XOR-grindens logiska funktion kan härledas med formeln

$$Y = A \oplus B = AB' + A'B$$
,

där A samt B är insignaler och Y är utsignal.

- Pulldown-nätet (NMOS-grindarna) skall realisera funktionen Y = AB' + A'B. För att göra detta så måste vi seriekoppla AB' med A'B:
- 1) AB' är detsamma som A \* B', vilket indikerar att A skall parallellkopplas med B'.
- 2) A'B är detsamma som A' \* B, vilket indikerar att A' skall parallellkopplas med B.
- I detta fall så behöver vi alltså två switchar på ingången, som möjliggör att vi har tillgång till signalerna A, B, A' samt B'.



XOR-grind.



XOR-grind konstruerad med CMOStransistorer.

# **XNOR-grinden**

• XNOR-grindens logiska funktion kan härledas med formeln

$$Y = (A \oplus B)' = (AB' + A'B)',$$

där A samt B är insignaler och Y är utsignal.

• För att realisera XNOR-grinden så kan vi använda en vanlig XOR-grind, med skillnaden att en Inverterare måste placeras på utgången. Därmed erhålls grindnätet till höger.



XNOR-grind.



XNOR-grind konstruerad med CMOS-transistorer.

#### **Buffern**

• Bufferns logiska funktion kan härledas med formeln

$$Y = X$$

Buffer.

där X är insignalen och Y är utsignalen.

- Återställer signaler till sitt originalvärde om det har blivit påverkat av brus.
- Bufferns grindnät kan skapas genom att kaskadkoppla två inverterare (NOT-grindar), se figuren till höger.
- Som exempel, om insignalen X är 0,8 så kommer denna inverteras till 0 av den första NOT-grinden. Därefter så kommer den andra NOT-grinden invertera detta värde, så att utsignalen blir 1.





Buffern konstruerad med CMOS-transistorer.

 Detta ser man till genom att välja transistorer vars tröskelspänning U<sub>T</sub> ligger runt halva matningsspänningen V<sub>DD</sub> vilket motsvarar det logiska värdet 0,5:

$$U_{TN} = U_{TP} = \frac{V_{DD}}{2}$$

där U<sub>TN</sub> och U<sub>TP</sub> är NMOS- respektive PMOS-transistorns tröskelspänning och V<sub>DD</sub> är bufferns matningsspänning.

• Som exempel, om matningsspänningen V<sub>DD</sub> är lika med 5 V så hade det varit lämpligt att använda transistorer vars tröskelspänning är lika med ca 2,5 V, vilket medför att för logiska värden nedan till omkring 0,5 så kommer den nedre transistorn i den första NOT-grinden leda. Då blir utsignalen ur denna grind låg. Därefter kommer den övre transistorer i den andra NOT-grinden leda, vilket medför att utsignalen blir en ren logisk etta (1).



Bufferns arbetssätt, sett på transistornivå.

- Som exempel, anta att vi har en logisk nolla (0) som insignal, se figuren nedan. På grund av brus har insignalen blivit 0,2, vilket motsvarar att insignalens spänningsnivå V<sub>X</sub> är lika med 0,2 \* 5 = 1 V. Utan brus hade insignalen varit 0 V, inte 1 V.
- Eftersom 1 V är mindre än tröskelspänningen så kommer PMOS-transistorn i den första NOT-grinden leda. Då blir utsignalen ur den första grinden en logisk etta (1), vilket motsvarar 5 V. Denna signal används sedan som insignal på den andra NOT-grinden.
- Eftersom insignalen på den andra NOT-grinden är en logisk etta (1), alltså 5 V, så kommer NMOS-transistorn leda, vilket medför att utsignalen Y blir en logisk nolla (0), vilket motsvarar 0 V. Därmed så hade signalen återställts till sitt ursprungsvärde och bruset eliminerades



Exempel på buffer som återställer en signal till en logisk nolla (0 V).

- Om vi hade valt en lägre tröskelspänning U<sub>T</sub> på transistorerna, exempelvis 1 V, och matningsspänningen fortfarande var 5 V så hade detta medfört att signaler vars logiska värde ligger mellan ca 0,2 1 hade alla blivit logiska ettor (1). Detta beror på att 1 V motsvarar 20 % av matningsspänningen, vilket medför att alla signaler mellan 0,2 1 hade överstigit tröskelspänning U<sub>TN</sub> på den första NOT-grindens NMOS-transistor.
- Därmed så hade utsignalen ur den första NOT-grinden blivit en logisk nolla (0) för alla insignaler X vars logiska värde ligger mellan 0,2 - 1. Sedan hade denna signal inverterats av den andra NOT-grinden, så att utsignalen Y hade blivit en logisk etta (1).
- Detta är inte önskvärt, då logiska nollor som blir påverkade av brus kanske ökar från 0 till 0,2 som i exemplet ovan. Då kommer utsignalen istället bli en logisk etta (1), medan den skulle bli återställd till en logisk nolla (0).

# 1.4.10 - Dimensionering av W/L-ratios på CMOS-transistorer i logiska grindar

- Detta avsnitt behandlar tillvägagångssättet för att dimensionera W/Lrations på CMOS-transistorer som bygger upp logiska grindar.
- Denna dimensionering sker utifrån ett flertal parametrar, såsom matningsspänningen V<sub>DD</sub>, transistorernas parametrar, önskad effektförbrukning P<sub>TOT</sub> samt drainström I<sub>D</sub>.
- För det första bör samtliga transistorers W/L-ratios fastställas, vilket är relativt enkelt ifall matningsspänningen V<sub>DD</sub> samt önskad drainström I<sub>D</sub> är känd.
- Vi utgår från att matningsspänningen VDD är satt till 5 V:

$$V_{DD} = 5 V$$





När transistor M1 leder, så är dess gate-sourcespänning U<sub>GS1</sub> lika med 5 V. Via detta samt önskad drainström kan ett lämpligt värde på dess W/L-ratio fastställas.

- CMOS-switchen ovan till höger utgör en NOT-grind, som inverterar inkommande signaler.
- Som en tumregel, så bör transistorernas respektive tröskelspänning U<sub>TN</sub> / U<sub>TP</sub> på halva matningsspänningen V<sub>DD</sub>, alltså 2,5 V, då

$$U_{TN} = U_{TP} = \frac{V_{DD}}{2} = 2.5 V$$

- Därmed ser vi till att en av transistorerna leder för varje inspänning V<sub>X</sub> mellan 0 5 V. Därmed ser vi till att även inkommande signaler vars värde har ökat eller minskat något av brus kan inverteras. Samtidigt så kommer bruset elimineras, då utsignalen V<sub>Y</sub> kommer hamna mycket nära 0 V eller 5 V, vilket motsvarar en logisk nolla (0 V) eller en logisk etta (1).
- Endast för insignaler som medför en inspänning V<sub>X</sub> mycket nära 2,5 V, så kan utspänningen bli både 0 V och 5 V eller något däremellan. Om inspänningen V<sub>X</sub> hade varit exakt 2,5 V, så att båda transistorer hade ledat, så hade vi kunnat anta att utspänningen V<sub>Y</sub> hade hamnat ungefär mitt emellan 0 V och 5 V, alltså runt 2,5 V.
- Transistor M1 och M2 kan antas ha en drain-sourcespänning UDS1 / source-drainspänning USD2 på ca 0,1 V i ledande tillstånd:

$$U_{DS1} = U_{SD2} \approx 0.1 V$$

• Genom att använda Kirchhoffs spänningslag från matningsspänningen V<sub>DD</sub> ned till CMOS-switchens utspänning V<sub>Y</sub> via transistor M2:s source-drainspänning U<sub>SD</sub>, så kan följande formel härledas:

$$V_{DD} - U_{SD2} - V_Y = 0,$$

vilket kan transformeras till

$$V_Y = V_{DD} - U_{SD2},$$

där V<sub>Y</sub> är utspänningen, V<sub>DD</sub> är matningsspänningen och U<sub>SD2</sub> är transistor M2:s source-drainspänning.

• Då insignalen X utgörs av en logisk nolla (0), så skall utsignalen Y utgöras av en logisk etta (1). Eftersom matningsspänningen V<sub>DD</sub> är satt till 5 V, så ser vi att en utsignal Y som utgörs av en logisk etta (1) motsvarar en utspänning V<sub>Y</sub> på ca 4,9 V, då

$$V_Y = V_{DD} - U_{SG2} \approx 5 - 0.1 = 4.9 V$$

• Genom att används Kirchhoffs spänningslag från matningsspänningen utspänningen V<sub>Y</sub> ned till jord via transistor M1:s drainsourcespänning U<sub>DS1</sub>, så kan följande formel härledas:

$$V_Y - U_{DS1} = 0,$$

vilket kan transformeras till

$$V_Y = U_{DS1}$$

där V<sub>Y</sub> är utspänningen och U<sub>DS1</sub> är transistor M1:s drain-sourcespänning.

• Ifall insignalen X utgörs av en logisk etta (1), så skall utsignalen Y blir en logisk nolla (0), vilket är ekvivalent med en utspänning V<sub>Y</sub> på ca 0,1 V,

$$V_Y = U_{DS1} \approx 0.1 V$$

• Vi kan anta att transistor M1, som är en NMOS-transistor, har en transkonduktansparameter  $\mu_n C_{ox}$  på 60  $\mu$ A/V<sup>2</sup>:

$$\mu_n C_{ox} = 60 \, \mu A/V^2$$

samtidigt som transistor M2, som är en PMOS-transistor, kan antas ha en transkonduktansparameter  $\mu_p C_{ox}$  på 30  $\mu A/V^2$ :

$$\mu_p C_{ox} = 30 \, \mu A/V^2$$

• Antag att CMOS-switchen skall ha en effektförbrukning  $P_{TOT}$  på ca 10  $\mu$ W:

$$P_{TOT} = 10 \,\mu W$$

 Förhållande mellan CMOS-switchens effektförbrukning P<sub>L</sub> samt drainströmmen I<sub>D</sub> som flödar genom CMOS-switchen kan härledas med effektlagen:

$$P_L = V_{DD} * I_D,$$

som kan transformeras till

$$I_D = \frac{P_L}{V_{DD}},$$

där V<sub>DD</sub> är matningsspänningen.

• Via effektförbrukningen P<sub>TOT</sub>, så ser vi att drainströmmen I<sub>D</sub> skall sättas till 2 μA, då

$$I_D = \frac{10\mu}{5} = 2 \,\mu A$$

- Därefter kan transistor M1:s samt M2:s W/L-ratio beräknas.
- Drainströmmen I<sub>D</sub> som flödar genom transistor M1 i linjärt tillstånd kan härledas med formeln

$$I_D = u_n C_{ox} * \left(\frac{W}{L}\right)_1 \left[ (U_{GS1} - U_{TN}) U_{DS1} - \frac{U_{DS1}^2}{2} \right],$$

där  $I_D$  är drainströmmen,  $\mu_n C_{Ox}$  är transistor M1:s transkonduktansparameter, (W/L)<sub>1</sub> är dess W/L-ratio, U<sub>GS1</sub> är gatesourcespänningen, U<sub>TN</sub> är tröskelspänningen och U<sub>DS1</sub> är drain-sourcespänningen.

• Formeln ovan kan transformeras till

$$\left(\frac{W}{L}\right)_{1} = \frac{I_{D}}{u_{n}C_{ox}\left[(U_{GS1} - U_{TN})U_{DS1} - \frac{{U_{DS1}}^{2}}{2}\right]}$$

• Genom att beräkna med Kirchoffs spänningslag från inspänningen V<sub>X</sub> ned till jord via transistor M1:s gate-sourcespänning U<sub>GS1</sub>, så kan följande formel härledas:

$$V_X - U_{GS1} = 0,$$

vilket kan transformeras till

$$U_{GS1} = V_X$$

• Transistor M1 leder då insignal X utgörs av en logisk etta (1), vilket motsvarar en inspänning V<sub>X</sub> på 5 V, förutsatt att X är fri från brus. Då blir transistor M1:s gate-sourcespänning U<sub>GS1</sub> lika med 5 V, då

$$U_{CS1} = V_{Y} = 5 V$$

Därefter kan ett lämpligt värde på transistor M1:s W/L-ratio (W/L)<sub>1</sub> fastställas. Vi ser då att W/L-ration (W/L)<sub>1</sub> bör sättas till ca 1 μm / 7 μm, då

$$\left(\frac{W}{L}\right)_{1} = \frac{2\mu}{60\mu * \left[ (5 - 2.5) * 0.1 - \frac{0.1^{2}}{2} \right]} \approx 0.14 \approx \frac{1 \mu m}{7 \mu m}$$

Därefter kan ett lämpligt värde på transistor M2:s W/L-ratio (W/L) beräknas.
 Drainströmmen I<sub>D</sub> som flödar genom transistor M2 i linjärt tillstånd kan härledas med formeln

$$I_D = u_p C_{ox} * \left(\frac{W}{L}\right)_2 \left[ (U_{SG2} - U_{TP}) U_{SD2} - \frac{{U_{SD}}^2}{2} \right],$$

där  $I_D$  är drainströmmen,  $\mu_P C_{OX}$  är transistor M2:s transkonduktansparameter,  $(W/L)_2$  är dess W/L-ratio,  $U_{SG2}$  är gate-sourcespänningen,  $U_{TP}$  är tröskelspänningen och  $U_{SD1}$  är source-drainspänningen.

Formeln ovan kan transformeras till

$$\left(\frac{W}{L}\right)_{2} = \frac{I_{D}}{u_{p}C_{ox}\left[(U_{SG2} - U_{TP})U_{SD2} - \frac{U_{SD}^{2}}{2}\right]}$$

• Genom att beräkna med Kirchoffs spänningslag matningsspänningen V<sub>DD</sub> ned till inspänningen V<sub>X</sub> via transistor M2:s source-gatespänning U<sub>SG2</sub>, så kan följande formel härledas:

$$V_{DD} - U_{SG2} - V_X = 0,$$

vilket kan transformeras till

$$U_{SG2} = V_{DD} - V_X$$

• Transistor M2 leder då insignal X utgörs av en logisk nolla (0), vilket motsvarar en inspänning V<sub>X</sub> på 0 V, under förutsättning att insignal X är brusfri. Då blir transistor M2:s source-gatespänning U<sub>SG2</sub> lika med 5 V, då

$$U_{SG2} = V_{DD} - V_X = 5 - 0 = 5 V$$

• Därmed ser vi att transistor M2:s W/L-ratio  $(W/L)_2$  bör sättas till ca 1  $\mu$ m / 4  $\mu$ m, då

$$\left(\frac{W}{L}\right)_2 = \frac{2\mu}{30\mu * \left[ (5 - 2.5) * 0.1 - \frac{0.1^2}{2} \right]} \approx 0.27 \approx \frac{1 \mu m}{4 \mu m}$$

- Ifall en logisk grind med fler CMOS-transistorer skall konstrueras, exempelvis en OR- eller en XOR-grind, så hade samtliga NMOS-transistorer i pulldown-nätet satts till samma W/L-ratio som NMOS-transistor M1 och samtliga PMOS-transistorer i pullup-nätet hade satts till samma W/L-ratio som PMOS-transistor M2,
- Ovanstående regel gäller under förutsättning att lika stor drainström I<sub>D</sub> skall flöda genom samtliga transistorer och att de har identiska parametrar, såsom transkonduktansparameter u<sub>n</sub>C<sub>ox</sub> samt tröskelspänning U<sub>TN</sub>. I normalfallet är CMOStransistorerna i princip identiska dimensioneras därför likadant.